AD7224是一款精密8位电压输出数模转换器,单个CMOS芯片上集成了输出放大器和双缓冲接口逻辑。无需外部调整便可实现器件的全部额定性能。
双缓冲接口逻辑由两个8位寄存器组成:一个输入寄存器和一个DAC寄存器。该转换器的模拟输出仅取决于DAC寄存器中保持的数据。利用双缓冲架构,含有多个AD7224的系统可以同时实现更新。在三条外部线路(CS、WR和LDAC)的控制下,两个寄存器均能够以透明模式工作。当两个寄存器均为透明模式时,RESET线路发挥零过载的作用,这一功能对系统校准周期很有用。所有逻辑输入均兼容TTL和CMOS (5V)电平,控制逻辑与大多数8位微处理器速度兼容。
采用双电源、输入基准电压为+2V至+12.5V时,可保证该器件提供额定性能。该器件也可以采用单电源、+10V基准电压工作。输出放大器能够在一个2 K(Ohm)负载上产生+10V的电压。
AD7224采用全离子植入高速线性兼容CMOS (LC2MOS)工艺制造,这是一种专为在同一芯片上集成高速数字逻辑电路与精密模拟电路而开发的工艺。
产品特点和性能优势
| 数模转换器 (DAC) |
文档 | 备注 |
AD7224: LC2MOS 8-Bit DAC with Output Amplifiers Data Sheet (Rev. B) | PDF 228 kB |
AD7224: Military Data Sheet |
文档 | 备注 |
AN-316: AD7224 Provides Programmable Voltages Over Varying Ranges | PDF 153 kB |
产品型号 | 封装 | 包装数量 | 温度范围 | 美金报价 100-499 | 美金报价 1000+ | RoHS |
---|---|---|---|---|---|---|
5962-9090801M2A 量产 | LCC:CER LEADLESS CHIP CARR | OTH 54 | -55 至 125至 | 103.61 | 93.66 | N |
5962-9090801MVA 量产 | 18 ld CerDip | OTH 21 | -55 至 125至 | 50.2 | 45.38 | N |
AD7224CQ 量产 | 18 ld CerDip | OTH 21 | -40 至 85至 | 14.82 | 14.82 | N |
AD7224KN 最后一次采购 | 18 ld PDIP | OTH 20 | -40 至 85至 | 0 | 0 | N |
AD7224KNZ 量产 | 18 ld PDIP | OTH 20 | -40 至 85至 | 7.17 | 6.02 | Y |
AD7224KPZ 量产 | 20 ld PLCC | OTH 49 | -40 至 85至 | 6.88 | 5.59 | Y |
AD7224KR-1 量产 | 20 ld SOIC - Wide | OTH 37 | -40 至 85至 | 9.35 | 7.5 | N |
AD7224KR-18 量产 | 18 ld SOIC - Wide | OTH 41 | -40 至 85至 | 6.68 | 5.79 | N |
AD7224KRZ-1 量产 | 20 ld SOIC - Wide | OTH 37 | -40 至 85至 | 8.5 | 6.82 | Y |
AD7224KRZ-18 量产 | 18 ld SOIC - Wide | OTH 41 | -40 至 85至 | 6.07 | 5.26 | Y |
AD7224KRZ-18REEL 量产 | 18 ld SOIC - Wide | REEL 1000 | -40 至 85至 | 0 | 5.26 | Y |
AD7224LN 最后一次采购 | 18 ld PDIP | OTH 20 | -40 至 85至 | 0 | 0 | N |
AD7224LNZ 量产 | 18 ld PDIP | OTH 20 | -40 至 85至 | 10.6 | 8.87 | Y |
AD7224LP 量产 | 20 ld PLCC | OTH 49 | -40 至 85至 | 0 | 0 | N |
AD7224LP-REEL 量产 | 20 ld PLCC | REEL 1000 | -40 至 85至 | 0 | 0 | N |
AD7224LPZ 量产 | 20 ld PLCC | OTH 49 | -40 至 85至 | 10.11 | 8.09 | Y |
AD7224LRZ-18 量产 | 18 ld SOIC - Wide | OTH 41 | -40 至 85至 | 8.16 | 6.84 | Y |