AD9571具有多路输出时钟发生器功能,内置专用PLL内核,针对以太网线路卡应用进行了优化。整数N PLL设计基于ADI公司成熟的高性能、低抖动频率合成器产品系列,确保实现最高的网络性能。这款器件也适合相位噪声和抖动要求严格的其它应用。
PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵(CP)、低相位噪声电压控制振荡器(VCO)和预编程反馈分频器与输出分频器组成。通过将外部晶振或基准时钟连接至REFCLK引脚,可将最高达156.25 MHz的频率锁定至输入基准。
每个输出分频器和反馈分频器分频比都针对要求的输出速率进行预编程。无需外部环路滤波器元件,从而节约了宝贵的设计时间和电路板空间。
AD9571提供40引脚6 mm × 6 mm引脚架构芯片级封装,采用3.3 V单电源供电。工作温度范围为−40°C至+85°C。
产品特点和性能优势
| 时钟与定时射频和微波IBIS模型 |
文档 | 备注 |
AD9571: Ethernet Clock Generator, 10 Clock Outputs (Rev. 0) | PDF 360 kB |
产品型号 | 封装 | 包装数量 | 温度范围 | 美金报价 100-499 | 美金报价 1000+ | RoHS |
---|---|---|---|---|---|---|
AD9571ACPZLVD 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | OTH 490 | -40 至 85至 | 6 | 5.1 | Y |
AD9571ACPZLVD-R7 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | REEL 750 | -40 至 85至 | 6 | 5.1 | Y |
AD9571ACPZLVD-RL 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | REEL 2500 | -40 至 85至 | 0 | 5.1 | Y |
AD9571ACPZPEC 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | OTH 490 | -40 至 85至 | 6 | 5.1 | Y |
AD9571ACPZPEC-R7 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | REEL 750 | -40 至 85至 | 6 | 5.1 | Y |
AD9571ACPZPEC-RL 量产 | 40 ld LFCSP (6x6mm w/4.6mm pad) | REEL 2500 | -40 至 85至 | 0 | 5.1 | Y |
产品型号 | 描述 | 美金报价 | RoHS |
---|---|---|---|
AD9571-EVALZ-LVD | Evaluation Board | 581.9 | Y |
AD9571-EVALZ-PEC | Evaluation Board | 581.9 | Y |