ADP5041在一个20引脚小型LFCSP封装中集成了一个高性能降压调节器和两个低压差调节器(LDO),可满足严苛的性能和电路板空间要求。
降压调节器的高开关频率支持使用小型多层外部器件,并使所需的电路板空间降至最小。
当MODE引脚设置为逻辑高电平时,降压调节器以强制PWM模式工作。设为逻辑低电平时,如果负载在标称值左右,则降压调节器以PWM模式工作;当负载电流降至预定义阈值以下时,调节器以省电模式(PSM)工作,以便改善轻负载效率。ADP5041 LDO的低静态电流、低压差和宽输入电压范围可延长便携式设备的电池使用时间。在频率高达10 kHz时,ADP5041 LDO能保持60 dB以上的电源抑制性能,而所需的电压裕量则很低。
ADP5041中的各调节器通过对相应的使能引脚施加高电平来激活。调节器输出电压和复位阈值通过外部电阻分压器编程,可满足多种应用的需求。ADP5041内置电源监控电路,可以监控微处理器系统的电源电压和代码执行完整性。此外还提供上电复位信号。如果微处理器未能在预设超时周期内发出选通脉冲,片内看门狗定时器能够复位微处理器。
产品特点和性能优势欲了解更多信息,请参考数据手册 欲了解更多信息,请参考数据手册 | 电源管理设计工具 |
产品型号 | 封装 | 包装数量 | 温度范围 | 美金报价 100-499 | 美金报价 1000+ | RoHS |
---|---|---|---|---|---|---|
ADP5041ACPZ-1-R7 量产 | 20 ld LFCSP (4x4mm 2.5EP) | REEL 1500 | -40 至 125至 | 0 | 1.79 | Y |
产品型号 | 描述 | 美金报价 | RoHS |
---|---|---|---|
ADP5041CP-1-EVALZ | Evaluation Board | 49 | Y |