74AHCT157D: 四路2输入多路复用器

74AHC/AHCT157是高速硅栅CMOS器件,与低功耗肖特基TTL (LSTTL)针脚兼容。其规格符合JEDEC标准no. 7A。

74AHC/AHCT157是四路2输入多路复用器,其在公共数据选择输入的控制下从两个数据源选择4位数据。使能输入(E)为低电平有效。E为高电平时,无论所有其他输入条件如何,所有输出(1Y至4Y)都被强制为低电平。

将数据从两组寄存器移动到四个公共输出总线是74AHC/AHCT157的常见用途。公共数据选择输入(S)的状态可确定数据来自哪个特定的寄存器。其还可以用作函数生成器。该器件在实施极不规则的逻辑时非常有用,方法是生成两个变量(其中一个变量为通用变量)的16个不同函数中的任意四个,74AHC/AHCT157是4极2位置开关的逻辑实施,其中开关位置由施加到S的逻辑电平确定。

逻辑方程式为:

74AHC/AHCT157等同于74AHC/AHCT158,但具有非反相(真正)输出。

74AHCT157D: 产品结构框图
sot109-1_3d
数据手册 (1)
名称/描述Modified Date
Quad 2-input multiplexer (REV 2.0) PDF (95.0 kB) 74AHC_AHCT157 [English]09 Nov 2007
应用说明 (5)
名称/描述Modified Date
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English]13 Mar 2013
Package lead inductance considerations in high-speed applications (REV 1.0) PDF (43.0 kB) AN212 [English]13 Mar 2013
Ground and VCC Bounce of High-Speed Integrated Circuits (REV 1.0) PDF (25.0 kB) AN223 [English]13 Mar 2013
Live Insertion Aspects of Philips Logic Families (REV 1.0) PDF (73.0 kB) AN252 [English]13 Mar 2013
Pin FMEA for AHC/AHCT family (REV 1.0) PDF (52.0 kB) AN11106 [English]04 Nov 2011
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
选型工具指南 (2)
名称/描述Modified Date
ロジック製品セレクションガイド... (REV 1.0) PDF (38.3 MB) LOGIC_SELECTION_GUIDE_2015_JP [English]19 Nov 2015
Logic selection guide 2016 (REV 1.1) PDF (15.3 MB) 75017285 [English]08 Jan 2015
封装信息 (1)
名称/描述Modified Date
plastic small outline package; 16 leads; body width 3.9 mm (REV 1.0) PDF (192.0 kB) SOT109-1 [English]08 Feb 2016
包装 (1)
名称/描述Modified Date
SO16; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or J Ordering... (REV 4.0) PDF (210.0 kB) SOT109-1_118 [English]24 Apr 2013
支持信息 (2)
名称/描述Modified Date
Footprint for reflow soldering (REV 1.0) PDF (9.0 kB) SO-SOJ-REFLOW [English]08 Oct 2009
Footprint for wave soldering (REV 1.0) PDF (8.0 kB) SO-SOJ-WAVE [English]08 Oct 2009
IBIS
订购信息
型号状态FamilyVCC (V)功能Logic switching levels说明Output drive capability (mA)Package versiontpd (ns)Power dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
74AHCT157DActiveAHC(T)4.5 - 5.5Digital multiplexersTTLTTL enabled+/- 8SOT109-13.2low-40~125918.950SO1616
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
74AHCT157DSOT109-1SO-SOJ-REFLOW SO-SOJ-WAVE
SO-SOJ-REFLOW SO-SOJ-WAVE
Reel 13" Q1/T1Active74AHCT157D,118 (9352 640 00118)74AHCT157D74AHCT157DAlways Pb-free84.96.621.51E811
Bulk PackActive74AHCT157D,112 (9352 640 00112)74AHCT157D74AHCT157DAlways Pb-free84.96.621.51E811
Quad 2-input multiplexer 74AHCT157PW
Sorting through the low voltage logic maze 74LVC_H_245A_Q100
Package lead inductance considerations in high-speed applications 74LVC_H_245A_Q100
Ground and VCC Bounce of High-Speed Integrated Circuits 74ALVC164245DGG-Q100
Live Insertion Aspects of Philips Logic Families 74HC_T_245_Q100
Pin FMEA for AHC/AHCT family 74AHC_T_245_Q100
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
ロジック製品セレクションガイド... 74LVC_H_245A_Q100
Logic selection guide 2016 74LVC_H_245A_Q100
ahct157 IBIS model 74AHCT157PW
plastic small outline package; 16 leads; body width 3.9 mm NPIC6C596A_Q100
Footprint for reflow soldering NPIC6C596A_Q100
Footprint for wave soldering NPIC6C596A_Q100
SO16; Reel pack; SMD, 13" Q1/T1 Standard product orientation Orderable part number ending ,118 or J Ordering... NPIC6C596A_Q100
74AHC_T_157
SA614A