74AUP1T97提供低功耗、低电压的可配置逻辑门功能。输出状态由3位输入的八种模式确定。用户可以选择逻辑功能MUX、AND、OR、NAND、NOR、反相器和缓冲器。所有输入都可连接到VCC或GND。
该器件可确保整个2.3 V至3.6 V VCC范围内的极低静态和动态功耗。
74AUP1T97针对逻辑电平转换应用设计,具有可接受1.8 V低压CMOS信号的输入切换电平,采用2.5 V或3.3 V单电源电压。
电池电压从3.6 V降至2.3 V时,宽电源电压范围可确保正常运行。
该器件完全适合使用IOFF的局部掉电应用。IOFF电路可禁用输出,防止掉电时破坏性回流电流通过该器件。
施密特触发器输入使电路容许整个VCC范围内较慢的输入上升和下降时间。
名称/描述 | Modified Date |
---|---|
Low-power configurable gate with voltage-level translator (REV 5.0) PDF (230.0 kB) 74AUP1T97 [English] | 17 Sep 2015 |
名称/描述 | Modified Date |
---|---|
plastic thermal enhanced extremely thin small outline package; no leads;6 terminals; body 1.0 x 0.8 x 0.35 mm (REV 1.1) PDF (217.0 kB) SOT1255 [English] | 22 Apr 2016 |
名称/描述 | Modified Date |
---|---|
X2SON6; Reel pack, SMD, 7" Q2/T3 standard product orientation Orderable part number ending ,147 or... (REV 3.0) PDF (202.0 kB) SOT1255_147 [English] | 20 Oct 2016 |
型号 | 状态 | VCC (V) | Family | 类型 | Logic switching levels | 说明 | Output drive capability (mA) | Package version | VCC(A) (V) | tpd (ns) | VCC(B) (V) | fmax (MHz) | No of bits | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74AUP1T97GX | Active | 2.3 - 3.6 | AUP | Configurable gates | CMOS | configurable gate with voltage level translation | +/- 1.9 | SOT1255 | 1.1 - 3.6 | 8.7 | 1.1 - 3.6 | 70 | 1 | ultra low | -40~125 | X2SON6 | 6 |
产品编号 | 封装说明 | Outline Version | 回流/波峰焊接 | 包装 | 产品状态 | 部件编号订购码 (12NC) | Marking | 化学成分 | RoHS / 无铅 / RHF | 无铅转换日期 | MSL | MSL LF |
---|---|---|---|---|---|---|---|---|---|---|---|---|
74AUP1T97GX | SOT1255 | Reel 7" Q2/T3 | Active | 74AUP1T97GXZ (9353 070 73147) | Standard Marking | 74AUP1T97GX | Always Pb-free | 1 | 1 |