74AUP2T1326GF: 低功耗双电源缓冲器/线路驱动器;3态
74AUP2T1326是高性能、双电源、低功耗、低电压的双路缓冲器/线路驱动器,具有输出使能电路。
74AUP2T1326设计用于逻辑电平转换,结合了74AUP1G32和74AUP2G126的功能。缓冲器/线路驱动器由两个输出使能输入(1OE和2OE)控制。输入1OE上的逻辑低电平使输出2Y呈高阻抗关断状态,2OE上的逻辑低电平使输出3Y呈高阻抗关断状态。输出1Y是两个输出使能输入的逻辑或的结果。
输出使能输入(1OE和2OE)是施密特触发器输入,它们在针对正向和负向信号的不同电压下切换。正电压VT+和负电压VT-之差定义为输入迟滞电压VH. 输出使能输入接受标准输入信号,能将缓慢变化的输入信号转换成清晰无抖动的输出信号。
提供的VCC(A)和VCC(B)可以是1.1 V至3.6 V之间的任何电压,因此该器件适合与具有兼容输入电平的任何低压节点(1.2 V、1.5 V、1.8 V、2.5 V和3.3 V)接合。针脚1OE、2OE和1Y以VCC(A)为基准,针脚A、2Y和3Y以VCC(B)为基准。
该器件可确保低静态和动态功耗且完全针对使用IOFF的局部掉电应用设计。IOFF电路可禁用输出,防止断电时任何破坏性回流电流通过该器件。
74AUP2T1326GF: 产品结构框图
Outline 3d SOT1081-2
数据手册 (1)
应用说明 (2)
手册 (2)
选型工具指南 (2)
封装信息 (1)
包装 (1)
订购信息
型号 | 状态 | Family | 功能 | VCC (V) | 说明 | Logic switching levels | 类型 | Output drive capability (mA) | Package version | tpd (ns) | fmax (MHz) | No of bits | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|
74AUP2T1326GF | Active | AUP | Combination | 1.1 - 3.6 | dual supply buffer/line driver | CMOS | Combination gates | +/- 1.9 | SOT1081-2 | 3.8 | 70 | 2 | ultra low | -40~125 | | | | XSON10U | 10 |
封装环保信息
产品编号 | 封装说明 | Outline Version | 回流/波峰焊接 | 包装 | 产品状态 | 部件编号订购码 (12NC) | Marking | 化学成分 | RoHS / 无铅 / RHF | 无铅转换日期 | MSL | MSL LF |
---|
74AUP2T1326GF | | SOT1081-1 | | Reel 7" Q1/T1 | Active | 74AUP2T1326GF,115
(9352 868 83115) | pf | 74AUP2T1326GF | | Always Pb-free | 1 | 1 |