74HC112PW: 带设置和复位功能的双频JK触发器;负沿触发器
74HC/1是高速硅栅CMOS器件并且与低功耗肖特基TTL(LSTTL)引脚兼容。它们符合JEDEC标准No. 7A。
74HC/HCT112是双路负沿触发JK型触发器,具有单独的nJnK输入、时钟(nCP)输入、设置(nSD)和复位(nRD)输入。
设置和复位输入为低电平时,设置或复位输出如函数表所示,不受其他输入处电平的影响。
时钟(nCP)输入为高电平时,可使能nJ输入和nK输入并可接收数据。nJ输入和nK输入可控制触发器的状态变化,如函数表所述。在时钟从高到低转换前的某个建立时间,nJ输入和nK输入必须保持稳定,以进行可预测操作。
输出状态变化由nCP从高到低转换启动。
时钟输入的施密特触发器动作使电路高度容许较缓慢的时钟上升时间和下降时间。
Outline 3d SOT403-1
数据手册 (1)
应用说明 (2)
用户指南 (1)
名称/描述 | Modified Date |
---|
HC/T User Guide (REV 1.0) PDF (508.0 kB) HCT_USER_GUIDE [English] | 01 Nov 1997 |
封装信息 (1)
包装 (1)
支持信息 (1)
订购信息
型号 | 状态 | Family | VCC (V) | 功能 | Logic switching levels | 说明 | Output drive capability (mA) | Package version | tpd (ns) | fmax (MHz) | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|
74HC112PW | Active | HC(T) | 2.0 - 6.0 | J-K type flip-flops | CMOS | negative-edge trigger | +/- 5.2 | SOT403-1 | 17 | 66 | low | -40~125 | 109 | 1.0 | 36.7 | TSSOP16 | 16 |
封装环保信息
产品编号 | 封装说明 | Outline Version | 回流/波峰焊接 | 包装 | 产品状态 | 部件编号订购码 (12NC) | Marking | 化学成分 | RoHS / 无铅 / RHF | 无铅转换日期 | EFR | IFR(FIT) | MTBF(小时) | MSL | MSL LF |
---|
74HC112PW | | SOT403-1 | SSOP-TSSOP-VSO-WAVE | Reel 13" Q1/T1 | Active | 74HC112PW,118
(9351 983 00118) | HC112 | 74HC112PW | | week 10, 2005 | 84.9 | 6.62 | 1.51E8 | 1 | 1 |
Bulk Pack | Active | 74HC112PW,112
(9351 983 00112) | HC112 | 74HC112PW | | week 10, 2005 | 84.9 | 6.62 | 1.51E8 | 1 | 1 |