74HC191DB: 可预置同步4位二进制上行/下行计数器
74HC/HCT191是高速硅栅CMOS器件,与低功耗肖特基TTL (LSTTL)针脚兼容。该类器件的规格符合JEDEC标准no. 7A。
74HC/HCT191是异步可预设的4位二进制上行/下行计数器。它们包含四个带内部选通和导引逻辑的主/从触发器,提供异步预设和同步上行计数和下行计数操作。
异步并行负载功能使计数器能被预设为需要的任意数量。并行负载(PL)输入为低电平时,并行数据输入(D0至D3)上出现的信息会被加载到计数器中并出现在输出上。如功能表中所示,该操作可覆盖计数功能。
计数功能由计数使能(CE)输入上的高电平进行抑制。CE为低电平时,内部状态变化通过时钟输入从低电平跃迁至高电平而同步启动。上行/下行(U/D)输入信号可确定计数方向,如功能表中所示。CE输入在时钟处于任意状态时都会变为低电平,但在时钟为高电平时,低电平至高电平CE跃迁必定发生。此外,U/D输入应当仅在CE或CP为高电平时发生变化。
上溢/下溢标志由两种类型的输出、终端计数(TC)和脉动时钟(RC)提供。TC输出通常为低电平,当电路在下行模式中达到零或在上行模式中达到“15”时会变为高电平。TC输出在某个状态发生变化(无论是因计数还是预设)前或U/D发生变化前都保持高电平状态。请勿将TC输出用作时钟信号,因为其取决于解码峰值。TC信号在内部使用是为了使能RC输出。TC为高电平且CE为低电平时,RC输出跟随时钟脉冲(CP)。该特性可简化多级计数器的设计。
Outline 3d SOT338-1
数据手册 (1)
应用说明 (2)
用户指南 (1)
名称/描述 | Modified Date |
---|
HC/T User Guide (REV 1.0) PDF (508.0 kB) HCT_USER_GUIDE [English] | 01 Nov 1997 |
封装信息 (1)
支持信息 (2)
订购信息
型号 | 状态 | Family | 功能 | VCC (V) | 说明 | Output drive capability (mA) | Logic switching levels | Package version | tpd (ns) | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|
74HC191DB | Active | HC(T) | Binary counters/timers | 2.0 - 6.0 | presettable synchronous 4-bit binary up/down counter | +/- 5.2 | CMOS | SOT338-1 | 22 | low | -40~125 | 148 | 42.0 | | SSOP16 | 16 |
封装环保信息