74LV132是低压硅栅CMOS器件,与74HC132和74HCT132针脚和功能兼容。
74LV132包含四个2输入与非门,其接受标准输入信号。该类器件能够将缓慢变化的输入信号转换成清晰无抖动的输出信号。
门针对正向和负向信号在不同点进行切换。正电压VT+和负电压VT-之差定义为输入迟滞电压VH.
名称/描述 | Modified Date |
---|---|
Quad 2-input NAND Schmitt trigger (REV 6.0) PDF (199.0 kB) 74LV132 [English] | 09 Dec 2015 |
名称/描述 | Modified Date |
---|---|
Sorting through the low voltage logic maze (REV 1.0) PDF (72.0 kB) AN10156 [English] | 13 Mar 2013 |
名称/描述 | Modified Date |
---|---|
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English] | 16 Feb 2015 |
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English] | 20 May 2014 |
名称/描述 | Modified Date |
---|---|
plastic dual in-line compatible thermal enhanced very thin quad flat package; no leads; 14 terminals; body 2.5 x 3 x... (REV 1.0) PDF (187.0 kB) SOT762-1 [English] | 08 Feb 2016 |
名称/描述 | Modified Date |
---|---|
Standard product orientation 12NC ending 115 (REV 3.0) PDF (108.0 kB) SOT762-1_115 [English] | 09 Apr 2013 |
型号 | 状态 | Family | 功能 | VCC (V) | 说明 | 类型 | Logic switching levels | Output drive capability (mA) | Package version | tpd (ns) | fmax (MHz) | No of bits | Power dissipation considerations | Tamb (Cel) | Rth(j-a) (K/W) | Ψth(j-top) (K/W) | Rth(j-c) (K/W) | Package name | No of pins |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74LV132BQ | Active | LV | Schmitt-triggers | 1.0 - 5.5 | quad 2-input NAND gate Schmitt-trigger | NAND gates | TTL | +/- 12 | SOT762-1 | 10 | 30 | 4 | low | -40~125 | 94 | 11.2 | 61 | DHVQFN14 | 14 |
产品编号 | 封装说明 | Outline Version | 回流/波峰焊接 | 包装 | 产品状态 | 部件编号订购码 (12NC) | Marking | 化学成分 | RoHS / 无铅 / RHF | 无铅转换日期 | EFR | IFR(FIT) | MTBF(小时) | MSL | MSL LF |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
74LV132BQ | SOT762-1 | Reel 7" Q1/T1 | Active | 74LV132BQ,115 (9352 855 56115) | LV132 | 74LV132BQ | Always Pb-free | 144.9 | 10.23 | 9.78E7 | 1 | 1 |