HEF4043BT: 四路R/S锁存器,具有3态输出

HEF4043B是带3态输出和公共输出使能输入(OE)的四路R/S锁存器。每个锁存器都具有一个高电平有效设置输入(1S至4S)、一个高电平有效复位输入(1R至4R)和一个高电平有效3态输出(1Q至4Q)。

OE为高电平时,锁存输出(nQ)由nR和nS输入确定。OE为低电平时,锁存输出处于高阻抗关断状态。OE不会影响锁存器的状态。高阻抗关断状态功能允许通用总线输出。

其工作电压为建议的3 V至15 V的VDD电源电压,以VSS(通常为地)为参考。未使用的输入必须连接到VDD、VSS或另一个输入。

sot109-1_3d
数据手册 (1)
名称/描述Modified Date
Quad R/S latch with 3-state outputs (REV 11.0) PDF (139.0 kB) HEF4043B [English]24 Mar 2016
应用说明 (2)
名称/描述Modified Date
Pin FMEA HEF4000 family (REV 2.0) PDF (30.0 kB) AN11051 [English]21 Aug 2015
A metastability primer (REV 1.0) PDF (40.0 kB) AN219 [English]13 Mar 2013
手册 (2)
名称/描述Modified Date
電圧レベルシフタ (REV 1.1) PDF (3.1 MB) 75017511_JP [English]16 Feb 2015
Voltage translation: How to manage mixed-voltage designs with NXP® level translators (REV 1.0) PDF (2.6 MB) 75017511 [English]20 May 2014
封装信息 (1)
名称/描述Modified Date
plastic small outline package; 16 leads; body width 3.9 mm (REV 1.0) PDF (192.0 kB) SOT109-1 [English]08 Feb 2016
支持信息 (2)
名称/描述Modified Date
Footprint for reflow soldering (REV 1.0) PDF (9.0 kB) SO-SOJ-REFLOW [English]08 Oct 2009
Footprint for wave soldering (REV 1.0) PDF (8.0 kB) SO-SOJ-WAVE [English]08 Oct 2009
订购信息
型号状态FamilyVCC (V)功能说明Logic switching levelsOutput drive capability (mA)Package versiontpd (ns)No of bitsPower dissipation considerationsTamb (Cel)Rth(j-a) (K/W)Ψth(j-top) (K/W)Rth(j-c) (K/W)Package nameNo of pins
HEF4043BTActiveHEF4000B4.5 - 15Latches/registered driversquad R/S latch with set and reset (3-state)CMOS+/- 2.4SOT109-1254medium-40~85835.642.1SO1616
封装环保信息
产品编号封装说明Outline Version回流/波峰焊接包装产品状态部件编号订购码 (12NC)Marking化学成分RoHS / 无铅 / RHF无铅转换日期EFRIFR(FIT)MTBF(小时)MSLMSL LF
HEF4043BTSOT109-1SO-SOJ-REFLOW SO-SOJ-WAVE
SO-SOJ-REFLOW SO-SOJ-WAVE
Reel 13" Q1/T1 CECCActiveHEF4043BT,653 (9333 728 80653)HEF4043BTHEF4043BTweek 6, 200475.32.993.34E811
Bulk Pack, CECCActiveHEF4043BT,652 (9333 728 80652)HEF4043BTHEF4043BTweek 6, 200475.32.993.34E811
Quad R/S latch with 3-state outputs HEF4043BT
Pin FMEA HEF4000 family HEF4894B_Q100
A metastability primer 74AHC573PW
電圧レベルシフタ 74AVC16245DGG-Q100
Voltage translation: How to manage mixed-voltage designs with NXP® level translators 74AVC16245DGG-Q100
plastic small outline package; 16 leads; body width 3.9 mm NPIC6C596A_Q100
Footprint for reflow soldering NPIC6C596A_Q100
Footprint for wave soldering NPIC6C596A_Q100
SA614A